冰点火龙的个人空间 https://blog.eetop.cn/1104918 [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

你有属于自己的Design Rule吗?

热度 3已有 2913 次阅读| 2021-1-22 12:25 |系统分类:芯片设计| Layout, Design, Rule

本文由JK_chen原创,欢迎分享!

微信公众号:JK_LayoutArt


00.jpg

IC layout新手,往往为记各种各样的Design rule而烦恼。随着工艺越来越先进,rule也越来越多,不可能记住所有的rule,而且也没必要。

01.jpg

快速了解rule


我刚入行那几年,在IC layout外包服务公司工作,行走于众多客户公司之间。他们用各种各样的Design rule,没有太多时间逐页看Design rule,他们也希望你来了就能马上干活。为了应对各种Design rule,我一般调出一个电路的layout,把一些器件靠近摆放,然后直接跑drc,根据drc的报错,记住几个常用的rule。若是遇到需要看具体的rule,在Design rule中搜索就可以。

02.jpg

找到参考rule   


除了通过上面的方法了解rule,我们还可以找一些参考rule。比如,工艺的一个Via1宽度是0.18um,用metal1走一些数字和控制信号的线,线宽和线间距就可用Via1的宽度。所以你没必要记住metal1的最小尺寸是0.09um还是0.1um,除非你画特别在乎面积的标准单元模块。

03.jpg

遵循整数原则


大部分模拟电路的电流不大,画电源地线时,线宽和线间距可以遵循整数原则,例如0.5um、1um、1.5um、2um等等。如果是大电流的电路,需要按rule中提供的电流密度表格计算具体的线宽,而且最好有10%以上的余量。当然,在面积允许的情况下,还是尽量按整数原则走线。

04.jpg

利用参考layer


在CMOS工艺的Layout中,MOS管对齐,在Source和Drain不合并时,Diffussion有一个间距,比如图(1)的0.28um。其实我们可以用更快捷的方式去留MOS管的间距,如下图(2)所示,直接用NMOS管的implant layer——NP作为对齐layer。

05.jpg

图(1)

06.jpg

图(2)

08.jpg

总结


在layout中,最小rule并不是必须的。不用最小尺寸画layout还有个很大的优点,在真正没有空间的时候,可以挪出点面积自救。所以,我们应该主动建立属于自己的rule,既能提高layout的效率,又能形成统一风格。

3

点赞

刚表态过的朋友 (3 人)

发表评论 评论 (2 个评论)

回复 XXXXavier 2023-10-19 11:37
rule中的电流密度表格可以在哪得到呢?有原理吗?求
回复 冰点火龙 2024-4-20 20:39
XXXXavier: rule中的电流密度表格可以在哪得到呢?有原理吗?求
这个在Design Rule中就会有的。有些工艺可能是Electricle Design Rule。

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 7

    月排名
  • 0

    总排名
  • 0

    关注
  • 25

    粉丝
  • 4

    好友
  • 21

    获赞
  • 20

    评论
  • 579

    访问数
关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-16 16:24 , Processed in 0.016809 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部