在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
分享 模拟版图学习5
hmy_axx 2024-9-30 17:48
OS 管工作原理 它是利用 Vgs 来控制“感应电荷”的多少,以改变由这些“感应电荷”形成的导电沟道状况,然后达到控制漏极( D )电流的目的。在制造管子时,通过工艺使绝缘层中出现大量正离子,故在交界面的另一侧能感应出较多的负电荷,这些负电荷把高渗杂质的 N 区接通,形成导电沟道,即使 Vgs=0 时也 ...
807 次阅读|0 个评论
分享 模拟版图学习3
hmy_axx 2024-9-30 17:47
计算管子走的电流 已知 MET : 5V PMOS :( W/L ) =20/0.6 Min. =270 ( uA/um ) 要走 20mA ,画的是 W/L=50/1 , 160 个管子。 求走过管子的 MET 宽度? ...
1014 次阅读|0 个评论
分享 模拟版图学习2
hmy_axx 2024-9-30 17:45
转换工艺文件 在新建 Library 下复制方正工艺的三个文件( diva.rul 、 gate.rul 、 techfile.cds )。技术加载本地技术文件。 版图 可见下全选 → Edit → Hierarchy → Flatten → 设置 Flatten Mode:displayed levels þ → Flatten Pcells þ 其它不用勾选 → OK amps ...
930 次阅读|0 个评论
分享 模拟版图学习1
hmy_axx 2024-9-30 17:42
芯愿景导入电路 ①  在 Cadence 下: File → Export → EDIF 200... → Browe 选择文件 → Output File 改名 → OK 导出 edif , out 后叫经理导入到共享,再从共享拉到桌面。 ②  在 ChipAnalyzer 下: 文件 → 导出 EDIF 200 网表格式。 在 ...
5927 次阅读|4 个评论 热度 29
分享 首发!米尔全志T536核心板,17串口4CAN口、四核A55
limubai 2024-9-30 15:07
在智能制造与物联网技术日新月异的今天,一款集高性能、低功耗、高可靠性于一身的工业级核心板成为了推动产业升级的关键力量。米尔电子向市场推出——国产真工业级四核Cortex-A55米尔全志T536核心板,助力国产真工业级工控板快速发展,为工业自动化、工业控制、机器人等领域提供强大的算力支持。MYC-LT536系列核心板采用 ...
786 次阅读|0 个评论
分享 starrc 抽取步骤
darkpisces 2024-9-30 14:38
#! /bin/perl -w open(CF,cell_list); while(CF) { chomp; $cellname=$_; open(LVSF,LVS_RUNSET_NAME.lvs_template); open(NLVSF,$cellname.lvs); &n ...
591 次阅读|0 个评论
分享 基于C55x DSP一代CPU,TMS320VC5507GBB TMS320VC5507PGE TMS320VC5507ZAY TMS320VC550 ...
mjd888 2024-9-30 12:57
概述 TMS320VC5507定点数字信号处理器 (DSP) 基于TMS320C55x DSP代CPU处理器内核。通过增强并行能力并全面降低功耗,TMS320C55x DSP架构实现了高性能和低功耗。CPU支持内部总线结构,其中包括一条程序总线、三条数据读取总线、两条数据写入总线以及专门用于外设和DMA操作的附加总线。这些总线可在单周期内执行多达三次数 ...
657 次阅读|0 个评论
分享 STA: 组合逻辑实现clock gating的坑
jake 2024-9-30 08:22
使用组合逻辑实现 clock gating 会遇到一些“坑”。缺乏经验的前端往往会把这些“坑”留给后端。 先看一个使用 AND gate 实现 clock gating 的例子。实验电路如下。 SDC 里时钟周期约束为 100ns , 5% uncertainty 。 先看 Tempus 怎么报 Clock Gating Setup Check 。 有 94.478 ...
697 次阅读|0 个评论
分享 Linux系统更换镜像源的方法 触觉智能Purple Pi R1双网口开发板演示 ... ... ... ...
IDO_触觉智能 2024-9-29 15:42
本文适用于触觉智能的SigmaStar、瑞芯微、全志等所有芯片方案产品,搭载Linux系统(Ubuntu / Debian /Buildroot)均可。本次使用到的是触觉智能的Purple Pi R1双网口开发板,搭载了SigmaStar SSD201/SSD202D芯片,类树莓派设计,双核A7,带WiFi功能,是嵌入式新人入门学习的高性价比开发板! 1、什么是源? 软 ...
707 次阅读|0 个评论
分享 1
2609811840 2024-9-28 23:02
r = 46.5 w = 15 gap = 3 turn = 2 polygon = 8 for k,v in enumerate(range(int((0.5+turn)*polygon))): r1 = r+k*(gap+w)/polygon r2 = r+(k+1)*(gap+w)/polygon theta = np.arctan((r2/r1)/np.sin(2*np.pi/polygon)-1/np.tan ...
522 次阅读|0 个评论
关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-11 02:29 , Processed in 0.025838 second(s), 2 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部