Bin.wang的个人空间 https://blog.eetop.cn/?1779684 [收藏] [复制] [分享] [RSS]

日志

DRC/LVS脚本

已有 284 次阅读| 2025-6-24 14:37 |系统分类:芯片设计

DRC:

run:

calibre -drc -hier -64 -turbo 8 cal_drc


cal_drc:

layout PRIMARY "cellname"

LAYOUT PATH "path"


//GROUP groupname rule

//DRC SELECT CHECK groupname

EXLUDE CELL

INCLUDE "DRCrulefile"


LVS:

run:

rm -rf ./svdb
calibre -lvs -hyper -hier -64 -turbo 8 cal_lvs|tee lvs.log


cal_lvs:

VARIABLE CELL_NAME 'cellname'
SOURCE PRIMARY CELL_NAME

SOURCE PATH "sourcepath"


LAYOUT PRIMARY CELL_NAME

LAYOUT PATH "layout path"


LVS FILTER R(RP) SHORT
LVS FILTER C(CP) OPEN

LVS FILTER UNUSED OPTION

//LVS BOX

VIRTUAL CONNECT NAME ?

VIRTUAL CONNECT COLON YES

VIRTUAL CONNECT REPORT YES

LAYOUT RENAME TEXT "/</\\[/g""/>/\\]/g"

INCLUDE "LVSrule"


点赞

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

  • 0

    周排名
  • 2

    月排名
  • 0

    总排名
  • 1

    关注
  • 1

    粉丝
  • 2

    好友
  • 4

    获赞
  • 0

    评论
  • 14

    访问数
关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-23 06:34 , Processed in 0.012693 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部