hebut_wolf的个人空间 https://blog.eetop.cn/analog [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

提升psrr的方法,ldo和信号链电路分别应做哪些优化

热度 5已有 610 次阅读| 2023-8-23 10:24 |个人分类:analog tech|系统分类:芯片设计| psrr, psrr

信号链路的电源-地干扰问题困扰了很多接收机的设计者,莫名其妙的tone使得接收机的调试尤为耗时,psr问题是信号链电路的一大关键问题。如何分解psr指标,又如何提升整个链路psrr能力呢?

 我们常常会注意模块的psr,而忽略模块对外部的干扰(emi)。常见的改善emi的方法是在ldo或power switch上增加rc滤波,同时增加电源源头decap,做成crc形式的滤波网络。

    

3

点赞

刚表态过的朋友 (3 人)

发表评论 评论 (5 个评论)

回复 白泽dm 2024-3-21 23:20
如何提升呢
回复 hebut_wolf 2024-3-22 11:32
单一模块的psr通过电路技术来提高;(电路技术包括加大pmos电流镜cgs,ldo使用nmos,ldo的EA高频差分对称技术)
soc中的emi干扰通过版图技术来提高;(利用dnw分离电源、地,增加“脏”模块周围的decap,注意psub,要接“脏”和“敏感”模块强一些,还有就是合理分布模块位置)
回复 hebut_wolf 2024-3-22 11:33
白泽dm: 如何提升呢
另外除了电源psr,也要注意地的psr
回复 jiupiaowanli 2024-5-5 20:39
对地psr可以按照rc来解决吗?貌似LDO一般比较关注电源的psr
回复 jiupiaowanli 2024-5-5 20:44
hebut_wolf: 单一模块的psr通过电路技术来提高;(电路技术包括加大pmos电流镜cgs,ldo使用nmos,ldo的EA高频差分对称技术)
soc中的emi干扰通过版图技术来提高;(利用dnw分 ...
可以采用nmos和pmos的cascode形式吗?比如,在nmos的gate端采用rc滤波。加大pmos的cgs是不是加大mos管的宽度?EA高频差分对称技术可以第一级是对称的吗,第二级采用miller结构?

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 1

    月排名
  • 2

    总排名
  • 34

    关注
  • 308

    粉丝
  • 100

    好友
  • 740

    获赞
  • 178

    评论
  • 1814

    访问数
关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-7 03:23 , Processed in 0.012558 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部