在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
分享 HSIO Tips Part3
ljc24156313 2015-11-10 11:11
目前 FPGA 高速应用越来越多,速率也越来越高,替换了很多早期 FPGA+ 分离 SERDES 的方案,那么高速传输的关键技术有哪些呢?这里最重要的是 TX 端的预加重( Emphasis )和 RX 端的接收均衡 (Equalization) 。 HSIO 的性能和稳定性体现在传输的误码率( BER )上,预加重和均衡技术是 HSIO 设计中的关键。在 xilinx 平 ...
个人分类: xilinx技术|825 次阅读|0 个评论
分享 时钟管理单元
ljc24156313 2014-12-23 09:11
把握DCM、PLL、PMCD和MMCM知识是稳健可靠的时钟设计策略的基础。赛灵思在其FPGA中提供了丰富的时钟资源,大多数设计人员在他们的FPGA设计中或多或少都会用到。不过对FPGA设计新手来说,什么时候用DCM、PLL、PMCD和MMCM四大类型中的哪一种,让他们颇为困惑。赛灵思现有的FPGA中没有一款同时包含这四种资源(见表1)。 ...
个人分类: xilinx技术|2194 次阅读|0 个评论
分享 FPGA的DCI技术
ljc24156313 2014-12-18 11:18
Xilinx 系列 FPGA 的 DCI 技术 1、 DCI 技术概述 随着 FPGA 芯片越大而且系统时钟越高, PCB 板设计以及结构设计变得越难,随着速率的提高,板间的信号完整性变的非常关键, PCB 板上若有关键信号,那么需要进行阻抗匹配,从而避免信号的反射和震荡。 Xilinx 公司提供 ...
个人分类: xilinx技术|3010 次阅读|0 个评论
分享 Xilinx系列FPGA的DCI技术
ljc24156313 2014-12-18 09:32
Xilinx 系列 FPGA 的 DCI 技术 1、 DCI 技术概述 随着 FPGA 芯片越大而且系统时钟越高, PCB 板设计以及结构设计变得越难,随着速率的提高,板间的信号完整性变的非常关键, PCB 板上若有关键信号,那么需要进行阻抗匹配,从而避免信号的反射和震荡。 Xilinx 公司提供 ...
个人分类: xilinx技术|4092 次阅读|0 个评论
关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 22:51 , Processed in 0.014615 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部