张十九的个人空间 https://blog.eetop.cn/1751954 [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

PLL版图

已有 1 次阅读| 2023-7-19 09:38 |系统分类:芯片设计

PLL电路功能简介:筛选得到相应频率的电信号

主要模块:

  1. PFD(鉴频鉴相器):对输入的信号和反馈回路的信号进行频率比较,并输出代表2者的相位差信号。

  2. CP(电荷泵):根据PFD的输出对滤波电容进行充放电。

  3. LPF(低通滤波器):将PFD生成的差异信号的高频成分滤除,保留直流部分。

  4. VCO(压控震荡器):根据输入电压,输出对应频率的周期信号。

大概布局:以重要信号线走线流畅原则布局(IBIAS为非内部模块,放在外面),重点关注VL,VH线


image.png



需要注意的点:

  1. CP模块中电流镜个数通常是成比例的,就比如1248,然后8的那个电流镜,因为管子比较大,为了加快它的响应速度,就需要并多个逻辑单元,所以上面的nand也是成比例增加的。所以为了后期如果增大这个电流,有逻辑单元可以用,所以逻辑单元和电流镜通常都会留dummy。

  2. VCO的RING模块中重要的几条线寄生要求高,布局询问电路建议,同时有的D2S模块中有MOS需要和RING模块一起做好匹配。

    image.png

       

VCO ring 距离要近,share OD,线越近越好

PS:高速模块 share OD ,走线距离近,减小寄生。匹配要求高的模块,NF=2,保证SASB的值一样


评论 (0 个评论)

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 1

    关注
  • 4

    粉丝
  • 0

    好友
  • 0

    获赞
  • 0

    评论
  • 202

    访问数
关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-8 13:10 , Processed in 0.024685 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部