1. clk_en 就是SOC ,更改相关verilog code 2. 2个analog input channel 变成6 个,包含t_sensor_dc 1. Missing code 解决思路 https://bbs.eetop.cn/thread-883967-1-1.html Q:MSB电容mismatch导致missing code如何解决? A:1) 如果前仿无MC的话,估摸着和单调开关的架构有关系了,就要看架构了 ...
Q: 1.高数量的inv in ring oscillator 有什么优点? 2.VCO的为什么选择source follower 结构? 3.Ring oscillator 的duty cycle 误差大于5% 有什么问题? 技巧: 1.VCO的source follower 管选择Native mos管,可以减小Vth,可以令Vctrl有限的情况下,MOS管可以在saturation。 2.仿真VCO all corne ...
The if Function Use the if function to selectively evaluate two groups of one or more expressions. 使用if函数来有选择地评估一个或多个表达式的两个组。 The condition in an if expression evaluates to nil or non- nil . if表达式中的条件将被评估为nil或非nil。 ...
总寄生电容计算 Cox计算 例如: 栅电容Cgg=Cox*W*L,W和L我们可以直接从器件参数得到,接下来我们需要知道MOS管的Cox具体值 (1)介电常数: 它是表示绝缘能力特性的一个系数,符号为ε,单位为F/m(法/米) (2)相对介电常数: 某种电介质的介电常数ε与真空介电常数ε0的比值,称为该电介质的相 ...
实时RC提取,作图过程实时反馈,EM检查..., 作为virtuoso的一款实用性较强的工具,layout EAD显然有吸引我的诸多理由。但是笔者自2020年从业至今,除了一个小时不到的cadence公司员工演示外,未能接触到更系统的软件使用培训,virtuoso作为最复杂的工业软件之一,即便是cadence公司的员工抑 ...
UDD (User Defined Device)即用户自定义的器件,可以生成像pdk lib中提供的device pcell一样参数化可调节器件。UDD给用户提供了GUI平台下的编辑设计pcell的方式。GUI的平台对设计者的脚本能力要求不是很高。UDD还可以提供了一种hierarchy的design,如果想要做一些复杂嵌套结构device也是非常方便的。目前Laker 和custom ...
一文搞懂 —— 电路中的零点和极点 原创 芯评气和 芯评气和 2023-06-03 21:02 发表于 北京 今天小禾君闲来无事逛某论坛,看到关于零极点的一个求助贴。先看问题: 总结一下这个问题: 右半平面极点s域转成时域看是不稳定的,但是 ...
Perl语言的常用符号 article / 2023/6/9 14:58:45 #∶ perl语言的注释符,该行其后的内容不执行。 $∶匹配定位模式,表示最后一个字符得匹配,用于常规表达式(正则表达式),置于两个/之间最后面。 $_/∶ perl运算的缺省变量,可以视为缓冲区。 ...
如何成为改变时代的技术大牛 成为改变时代的技术大牛,并不是一件容易的事情,但以下是一些可能有帮助的建议: 对技术保持强烈兴趣。技术一直在发展和更新,如果你对技术没有强烈的兴趣和热情,那么将很难在技术领域里有所成就。 持续的自我学习和探 ...
First,由于m1对sub的寄生电容(square)比M1-M2间的寄生电容(square)还大,高速电路 避免使用M1层做mom 。特别是积分电容和采样电容。 但是,基于成本的考虑大面积的积分电容和采样电容还是会 用M1 ,此时有两个选择1: 加NT_N层 ,使得寄生电容和vss之间产生大电阻;2. 放 ...
李童鞋
cj_181888888
toradex
京存高性能存储
无量寿佛
limubai
seawang
PinkBear
ElectroRent
小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2024-5-5 20:48 , Processed in 0.035065 second(s), 2 queries , Gzip On, Redis On.