wl1314的个人空间 https://blog.eetop.cn/699827 [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

ICC antenna

热度 12已有 4866 次阅读| 2020-5-22 15:43 |个人分类:EDA_Tool|系统分类:芯片设计| ICC, antenna

ICC antenna

先理解antenna是什么, 简单说rule 查得是metal/gate area ratio, 你metal面积太大, 制造时累计的电量过多,就会击穿gate,造成永久性的破坏, 所以fix 方法基本两种, jumper或者加buffer, 其实就是减少针对一个gate的metal 面积,再简单说就是把一个wire 分成两半,中间插个buffer, metal area不就减半了么。 推荐一个好用的command, add_buffer_on_route in ICC.

ECO 就是看到哪条 net 有 violation 就手动加 diode(其实一般提倡先试 hop layer)

那 ICC 为什么没有 check 到这些 violations 呢。
假设你这里 define_antenna_rule 与 Calibre 的 rule 一致,并且 Calibre 的 rule 是正确的:
{0.203 0  400.00  2200 }意味着当 diode 面积大于 0.203 时, radio 要小于 (diode_area+0)*400+2200,当 diode 面积小于 0.203 时, radio要小于 "-ratio 400"
你要保证 FRAM view 包含 gate size 等,可以详细地看一下 set_route_zrt_detail_options 的各个 option
你这里是 mode 4(side-wall),要保证 tf 里面定义的 metal 的 thickness 与 Calibre 计算的一致。


如果你的 floorplan 是 double back,  只想在每条 power row 加 Nwell, 那不应该这样做,而应该 insert STD filler

2

点赞

刚表态过的朋友 (2 人)

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 0

    关注
  • 10

    粉丝
  • 0

    好友
  • 38

    获赞
  • 9

    评论
  • 1274

    访问数
关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-22 23:17 , Processed in 0.016303 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部