青岛EDA中心的个人空间 https://blog.eetop.cn/1768856 [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

技术培训预告 | 8月17日,“静态时序分析技术培训”即将开班! ...

已有 485 次阅读| 2022-8-1 16:43 |系统分类:芯片设计

静态时序分析(Static Timing Analysis,STA)是流程成功的关键环节,验证设计在时序上的正确性。STA过程中设计环境和时序约束的设定、时序结果的分析和问题解决都需要设计工程师具有专门的知识和技能。面对越来越复杂的集成电路设计,有较多初学者存在编写的约束文件不完整或者不了解如何进行时钟约束及多周期路径约束导致时序违例不能准确上报、误报较多时序违例问题,且经验不足无法快速有效定位。同时,集成电路设计进入了超深亚微米领域,金属层增加、线宽减小,串扰延迟、噪声等信号完整性问题(SI)对工程师的时序分析能力和水平要求越来越高,在一些大的芯片设计企业会设置有专门的信号完整性工程师岗。

8月17日-19日,中科芯云微电子科技有限公司(青岛EDA中心)将联合Synopsys、青岛集成电路人才创新培养联盟、青岛微电子创新中心举办“静态时序分析技术培训”,将通过理论和实践结合的方式,对时序分析概念和流程、时序约束含多时钟约束、时序报告、PBA等进行深入解析,并结合正版工具环境下的实操训练,让学员熟练掌握时序分析全流程知识,熟练使用EDA工具Prime Time进行时序分析和sign-off,掌握识别不完整/不正确约束、高效分析与调试的方法和实践技巧,并掌握POCV、AWP、DSMA等高级时序方法和信号完整性分析。


 课程目标 

通过此课程,学员能使用PT进行时序分析和信号完整性分析,内容涵盖适用于大规模数字集成电路的通用时序分析流程、数据准备及完备性检查、分析报告解析、特殊时序检查项目等内容。

After completing this course, you will be able to:

  • List the sequence of steps needed for Static Timing Analysis (STA) flow in PrimeTime.

  • Create and/or restore a saved session.

  • Identify opportunities to improve STA run time.

  • Verify design constraints, look for untested timing checks and address the issues using a Job Aid.

  • Generate and interpret reports systematically for summary and detailed design or timing information.

  • Constrain or identify design clocks that are synchronous, asynchronous, and are mutually exclusive.

  • Find which clocks are interacting and validate correct clock interactions.

  • Exercise setup or hold, recovery or removal, clock gating setup or hold, data to data setup or hold, and minimum pulse width checks generating reports accordingly.

  • Analyze timing situations involving latches, multicycle paths, combinational feedback loops, and non-unate cells along clock paths.

  • Debug timing reports when the findings are incorrect or questionable.

  • Account for statistical on-chip delay variations using Parametric OCV (POCV) analysis.

  • Enable Advanced Waveform Propagation (AWP) to address waveform distortions and to improve timing correlation with SPICE.

  • Determine when and how to use path-based analysis (PBA) to achieve timing accuracy.

  • Perform crosstalk delay analysis in PrimeTime-SI using key reports from the shell and the GUI.

  • Generate crosstalk noise analysis reports discussing the benefits of using CCS Noise libraries.

  • Using (physically aware) ECO steps, to fix timing, DRC, and noise violations and to reduce power.

  • Address handling of many scenarios and very large designs using respectively the techniques of Distributed Multi Scenario Analysis (DMSA) and Hyperscale Analysis.


课程安排

时 间

内 容

D

a

y


1

9:30-10:30

Introduction to STA in PrimeTime

10:30-10:40

Break

10:40-12:00

1.STA Concepts and Flow in PrimeTime

13:30-14:20

2.Methodology:Qualifying Constraints

14:20-14:30

Break

14:30-15:30

3.Methodology:Generating Reports

15:30-16:10

Lab1

16:10-16:50

Lab2

16:50-17:30

Lab3

D

a

y


2

9:30-10:30

4.Constraining Multiple Clocks

10:30-10:40

Break

10:40-12:00

5.Additional Checks and Constraints

13:30-14:30

6.Timing Correlation:POCV and AWP Analysis

14:30-14:40

Break

14:40-15:30

7.Signoff:Path Based Analysis (PBA)

15:30-16:10

Lab4

16:10-16:50

Lab5

16:50-17:30

Lab7

D

a

y


3

9:30-10:30

8.Signal Integrity: Crosstalk Delay Analysis

10:30-10:40

Break

10:40-12:00

9.Signal Integrity: Crosstalk Noise Analysis

13:30-14:30

10.Timing Closure: ECO/What If Analysis

14:30-14:40

Break

14:40-16:00

11.Large Data: DMSA and Hyperscale Analysis

16:00-16:20

12.Conclusion

16:20-17:00

Lab8

17:00-17:30

Lab9


讲师介绍

杜宇韬

应用工程师

图片

从事数字集成电路设计领域相关工作2年。就职于Synopsys,担任应用工程师,参与Synopsys数字化流程设计,专长大规模数字集成电路前端实现、时序签核。


 适用人群 

1、数字IC设计工程师或验证工程师

2、高校科研人员 、微电子/电子等相关专业的本科生、研究生

3、期望换岗到数字设计拿高薪的工程师

学员要求

1、了解时序分析相关知识的基本概念;

2、了解digital ASIC design的概念;

Ø  了解组合和时序逻辑的功能

Ø  对于setup/hold timing有了解(知道setup time如何计算,hold time如何计算,以及他们的概念)

3、了解TCL的基本语法。

Ø  课程涉及lab实验,需有能力在unix/linux环境下工作,知道gvim, cd, ls, grep, pwd等基本命令。


 收费标准 

1. 标准学费2400元/人;

2. 学费早鸟价2000元/人,即日起至8月10日前交费可享受,仅限10个名额,先到先得;

3. 在校大学生,凭学生证可以享受800元/人优惠价格;



 码上报名 

图片

时间:2022年8月17日~8月19日

组织单位:中科芯云微电子科技有限公司(青岛EDA中心)、Synopsys、青岛集成电路人才创新培养联盟、青岛微电子创新中心

培训方式:ZOOM+专业云平台(培训使用ZOOM直播,专业云平台进行实操)


说明

①学生注册费,需提供学生证或所在学校出具的学生证明(加盖学校或学院公章),扫描件或者照片发送至zhoushh@chip-cloud.com,审核通过后即可参加。

②学费含授课费、资料费,培训教材邮寄给学员个人。

未尽事宜,请咨询:18661959955 周老师


付款信息

户 名:中科芯云微电子科技有限公司

开户行:中国建设银行青岛崂山支行

账 号:

37150198682700000951

图片

银行转账


图片

支付宝支付


请于8月12日前,将报名费汇入左侧账户,并在备注中注明(8月17日培训+单位+学员姓名),可开发票。


证书

本次培训由青岛EDA中心及Synopsys联合举办,按时完成培训任务的学员将获得由中科芯云微电子科技有限公司(青岛EDA中心)及Synopsys联合出具的培训证书。




如有兴趣,请提前咨询:18661959955 周老师







点赞

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 0

    关注
  • 6

    粉丝
  • 6

    好友
  • 0

    获赞
  • 2

    评论
  • 1424

    访问数
关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-4 08:05 , Processed in 0.022411 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部