杜锦余的个人空间 https://blog.eetop.cn/1788615 [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

IO layout

已有 70 次阅读| 2023-3-17 09:27 |个人分类:layout|系统分类:芯片设计| 版图

--------------------------------2023-05-24--------------------------------


  • 芯片core内部的晶体管很脆弱,包括驱动能力和自我保护能力等,必须通过IO cell才可以和板级的元器件进行信号传递。IO电压就是专门给IO用的电源,是给IO供电的,core电压是给内部电路供电的,IO电压高,内部电压低。

  • 封装后的引脚接在IO pad上,再送到core里面。不同电压域,比如IO的电压是3.3/1.8但是内部的tt电压是1.1,有个转换的过程,模拟和数字部分的IO也完全不同。

  • 往一个芯片输入数字信号是1.8V level的,但是core voltage 1.2V,PAD里设计的levelshift会帮助实现这个电平转换。

  • stagger IO 是交错IO,inline IO是内联IO

    stagger和in-line是封装的两种形式,通常in-line只是一排排列,这样对于core-limit的design, 可以节省面积,stagger也可以用于一排排列的封装,但多数用于pad-limit的design,这样pad交替排成两排,可以节省IO的面积,从而使core面积也小些,stagger用于pad limit,pad太多的情况,inline用于 core limit, pad少,core大




点赞

全部作者的其他最新日志

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 0

    关注
  • 1

    粉丝
  • 12

    好友
  • 3

    获赞
  • 0

    评论
  • 33

    访问数
关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-2 01:50 , Processed in 0.028713 second(s), 15 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部