模拟后端的小白的个人空间 https://blog.eetop.cn/1768341 [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

IC词汇,流片

热度 11已有 573 次阅读| 2023-8-3 10:02 |系统分类:芯片设计

1. tapeout : 也可以写成tape-out 是指提交最终GDSII文件给Foundry 工厂做加工。 

备注:较早期,电子电路的布局Layout 与光罩Mask 等要交给后段生产的最终资料,都是存放在磁带(tape)当中~

2. GDSII:是一个数据库文件格式,用于版图的数据转换,它是一个二进制文件,它可以用作制作光刻掩膜版。

  生成的版图需要经过一系列检查流程:

       设计规则检查(design rule checking DRC): 通常会对宽度、间距、面积等进行检验;

        电路布局验证(layout versus schematic LVS): 将原始电路图的网表与版图中提取出来的电路图的网表加以比较;

        版图参数提取(PEX):从生成的版图中 提取关键参数,如:寄生电阻,寄生电容,寄生耦合电容参数等;

        电学规则检查(electrical rule checking ERC):检查是否存在通路、短路等情况;

3. MPW : (multi project wafer)多项目晶圆;

                将多个使用相同工艺的集成电路设计放在同一晶圆片上流片,制造完成后,每个设计都可以得到数十片芯片样品,这个过程也  被称为Shuttle

                这个数量对于原型(Prototype)设计阶段的实验,测试已经足够,且费用由所有参加MPW的项目按照芯片面积分担,极大的  降低产品开发风险,且降低开发成本;

4. Full Mask : 全掩膜的意思,制造流程中的全部掩膜都为某个设计服务,只有在设计完全有把握成功并且准备大批量生产,商用的时候                          才会采用Full Mask ;

5. CP测试:Chip Probing  晶圆测试,处于晶圆制造和封装之间,晶圆(Wafer)制作完成后,成千上万的裸DIE(未封装的芯片)规则分布 满整个Wafer ,通过探针将裸露的芯片与测试机连接;

6. FT测试:Final Test 封装后成品FT测试,常应用与功能测试、性能测试和可靠性测试中,检查芯片功能是否正常,以及在封装过程中是  否有缺陷产生,主要设备:自动测试设备(ATE)+机械臂(Handler)+仪器仪表,硬件有:测试板(Loadboard)+测试插                  座(Socket)

7.DIE: 一片Wafer上的一小块晶片晶圆体成为DIE,单个完整的集成电路器件,封装后就成为一个芯片(Chip);

8.Chip:封装厂将DIE加个外壳封装成可以焊在电路板上的芯片称为Chip;


评论 (0 个评论)

  • 关注TA
  • 加好友
  • 联系TA
  • 13

    周排名
  • 0

    月排名
  • 0

    总排名
  • 2

    关注
  • 44

    粉丝
  • 30

    好友
  • 94

    获赞
  • 26

    评论
  • 884

    访问数
关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 21:20 , Processed in 0.034144 second(s), 14 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部