| |||
背景:本科普通一本材料专业,硕士成电集成电路学院电子信息专业。硕士期间研究方向与数字ic无关。
因导师放养,研一研二三分之二时间都用来学习数字ic相关知识。没有实习,因基础很弱,所以付出很多时间学习,基础还算扎实,学习路线大致如下:从数电-verilog-计算机体系结构-到sv-uvm方法学-perl/makefile/python 脚本,再到具体的模块级项目。
其实从去年教研室师兄师姐找工作就已经能明显感受到行业寒气,即使是双成电加之集成电路专业师兄,收获也仅仅一两个offer,虽然最终大家也都上岸,但中间也是各种挣扎,我大概是八月底开始投递简历,采取列了海投战略,投递了联发科、兆易、乐鑫、华为、荣耀、翱捷、海光等大中小厂100多家公司及研究所,由于学校比较给力,基本线上投递的公司都会来学校宣讲,有的公司会当场笔试或面试,总的统计下来,参与了有十几场面试,但最终收获寥寥,只有两个offer,后面会具体解释原因。
由于提前批时项目还没有把握,所以八月底正式批时才开始投递简历,九月是面试笔试集中期,我个人准备三个项目,但实际简历上只写了两个项目,一个can总线控制器的验证,一个APB-IIC转换器的验证,在这里我踩了个坑。由于还是低估了秋招难度,在后面面试中能明显感觉到apb-iic这个项目被面试官挑剔简单,我只能说就业市场供求关系改变,行业逐渐饱和,希望大家以我为戒,不要再去学习一些很简单很多人用的项目。
关于是否入行ic验证:一句话,适合自己的才是最好的,芯片验证还算是多付出多回报的岗位,但如今求职难度加大,企业招聘门槛提高,hc减少,所以大家要尽可能早做谋划,提高自身竞争力。
关于个人竞争力:个人感觉下来,优先级的排序,学校+专业>>实习经历>培训经历,在面试过程未感受到面试官对培训经历的不满,这一点要非常感谢路科这个平台,当然大家也要多提高自己的竞争力,比如对设计-后端知识也应了解,像sv语言加uvm方法学应该非常扎实,简单的脚本能力要有,debug经验是加分项。
关于面试表现:我参与的面试不算多,大公司有,初创公司也有,略微有差别,相比初创公司,大公司更在乎基础是否扎实,比如豪威,一个小时全用来讲述项目,从DUT接口-验证环境搭建-功能点具体如何check,如果不是对代码很熟悉,很难通过面试。
求职心态:相信经历秋招的朋友都会感觉忐忑、恐惧,这很正常,我觉得这是社会给大家上的第一课哈哈,总的来讲,在大环境不好的背景下,大家能找到工作已经非常了不起,或许对于普通人来讲,在经济低迷的当下,养精蓄锐,保持身心愉悦更为重要