chop147的个人空间 https://blog.eetop.cn/1468735 [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

FPGA之FIFO产品的讨论帖【汇总贴】

已有 349 次阅读| 2022-3-26 09:04 |个人分类:FPGA学习汇总贴|系统分类:芯片设计| FPGA学习

【问题1FIFO中的空信号有延迟怎么办?
答:1.写数据之后,过一段时间empty信号才变低,这个延时是FIFO的特性,是固有的;
2.其次,这个空指示信号的延时不会对设计有影响:空信号一般用于读侧,有数据就读,没数据就不读,是不关心延时的。
3.FIFO里空信号和满信号都是绝对是准确的,但是usedw信号的延时是不确定的,所有要严格要求时序对齐的就不要用usedw这个信号。


【问题
2】关于用寄存器矩阵搭建一个8x32的fifo,用6位的计数器指示读写指针和表示空满,但是跨时钟域需要打拍,那该如何准确的判断空满信号呢?
答:该问题应该是有一个认识误区,认为“准确判断”指的是“立刻实时指示”,也就是误以为,写一个数据进去,空信号立刻变成非空状态。这“立刻”其实是没有必要的。 正确的做法是,写一个数据进去,然后内部做跨时钟域处理,隔几个时钟后,空信号才变成非空。虽然有延时,但不影响状态的判断。


【问题
3vivado fifo(深度为32),almost_full是不是在写了31个后为1,此时full为0?同理almost_empty是不是在读剩下1个深度数据的时候为1,并且此时emtpy为0?
答:almost_full是指将要满,almost_empty是指将要空,至于什么是“将要”,一般可由用户来定义。建议看数据手册。


【问题4FIFO仿真的时候,读数据和写数据个数对应不上,如写5读,只读出2个;如写了5个,读出6个等。
答:经常收到学员反映,FIFO仿真的时候读写的个数不正确。经过远程协助过多位学员后,均发现是学员自己没有认真看波形而误解的FIFO与预期不正确时,应该要仔细看波形,具体怎么做?
1. 只看FIFO这一模块的接口的信号,不要外部的信号。(避免例化出错的情况)
2.查看写时钟、写使能和写数据,以写时钟上升沿为界,一个一个时钟去看写进去的数据,用笔记下来。
3.查看读时钟、读使能和读数据,以读时钟上升沿为界,一个一个时钟去看读出来的数据,与写数据逐个核对。
4. 认真仔细核对,不要马虎。

【问题5FIFO总共128个数据,都读到128个数据后,usedw对应还是1,而不是预期的0。原因:此FIFO使用了SHOW AHEAD模式,所谓的“读到128个数据“指的是从总线看有128个数据,而非产生了128个读使能。总结:对于FIFO出现了”莫名其妙问题“时,需要严谨检查和确认。
建议的方法:
 a. 直接看FIFO这个IP核的输入输出信号,例如读使能、写使能、写数据、空信号、满信号等。写一个,确认;读一个,再确认。
b. 注意FIFO满时不要再写,FIFO空的时候不要再读,否则会出现意想不到的错误。

问题6】请问VIVADO使用教程中,FIFO模板在哪里可以下载?答:  mdyFifoAsyVivado.v (3.4 KB, 下载次数: 0)
 mdyFifoSynVivado.v (3.12 KB, 下载次数: 0)



   在学习的过程中针对同学们提出的问题明德扬整理了下面记录的遇到
FIFO的一些问题答疑进行汇总,需要更多学习问题的同学可以复制链接:http://www.mdy-edu.com/wentijieda/20210410/1259.html。如果同学们的问题我们帖子里面没有的请第一时间联系我们对新问题进行补充! 希望对您的学习有所帮助,内容会不断更新。



点赞

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 0

    关注
  • 7

    粉丝
  • 1

    好友
  • 4

    获赞
  • 2

    评论
  • 422

    访问数
关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-17 11:17 , Processed in 0.326181 second(s), 16 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部