edadoc2013的个人空间 https://blog.eetop.cn/?1423094 [收藏] [复制] [分享] [RSS]

统计信息

已有 3084 人来访过

    现在还没有记录

  • 居住地中国 广东省 深圳市 南山区

查看全部个人资料

    现在还没有动态

PCB板双面布局的DDR表底走线居然不一样,这么低级的错误都没看出来? 2025-12-11
高速先生成员-- 黄刚 最近Chris都在出差,在各地的研讨会上与众多的硬件工程师交流,发现现在硬件工程师除了对前端的硬件原理很了解之外,也慢慢的对PCB设计有 ...
(18)次阅读|(0)个评论
EXCUSE ME,表层的AC耦合电容和PCB内层的高速线会有串扰? 2025-12-10
高速先生成员-- 黄刚 这到底是在描述一种什么样的设计场景呢?其实是我们在高速设计中一个很典型的case。一般来说,芯片到芯片的高速链路中间都会有AC耦合电容 ...
(23)次阅读|(0)个评论
PCBA板中神秘消失的锣槽 2025-12-09
高速先生成员--王辉东 一个人之所以孤单,是心中没有住着一个人。 一个人之所以寂寞,是因为心中的人没有在身边。 深夜,赵理工盯着刚收到的 PCB 板,冷汗顺 ...
(41)次阅读|(0)个评论
隔离地过孔要放哪里,才能最有效减少高速信号过孔串扰? 2025-11-14
高速先生成员--黄刚 过孔对于高速链路的重要性不言而喻,之前的很多文章中,高速先生主要介绍过孔本身的优化方式和遇到的问题,感觉大家都有点审美疲劳了。那 ...
(387)次阅读|(0)个评论
到底DDR走线能不能参考电源层啊? 2025-11-11
高速先生成员--黄刚 一些通用的PCB设计经验以及高速信号理论,都告诉我们PCB上的信号最好都以地平面为参考,尤其是高速走线,建议上下参考平面都是地平面是最 ...
(412)次阅读|(0)个评论
ATE 是什么?从 0 到 1 认识 ATE 2025-10-23
高速先生成员--王辉东 芯片作为国之重器,不仅是现代科技发展的核心引擎,更是国家战略安全和经济自主的重要基石。随着 5G、AI 芯片测试频率突破 112Gbps,ATE ...
(726)次阅读|(0)个评论

查看更多

你需要登录后才可以留言 登录 | 注册


现在还没有留言

现在还没有好友

最近访客
关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 用户协议&隐私声明| 版权投诉通道| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 ) |网站地图

GMT+8, 2025-12-12 10:21 , Processed in 0.015885 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部