| |
1) 安装ModelSim 和 ISE 并注册破解;
2) 将ModelSim根目录下的modelsim.ini 文件的只读属性去掉。
3) 将 compxlib 文件所在目录(即 Xilinx 安装目录\Xilinx\13.1\ISE_DS\ISE\bin\nt)添加到环境
变量path中。
计算机——右键——属性——高级系统设置——环境变量——选择path——编辑
变量名:path
变量值:Xilinx 安装目录\Xilinx\13.1\ISE_DS\ISE\bin\nt;
注:变量值之间用半角分号分开 ;
4) 在ModelSim命令窗口(Modelsim下方Transcript)按自己需求选三个中的一个输入:
compxlib -s mti_se -arch all -l all -w -lib all (所有语言都编译)
compxlib -s mti_se -arch all -l verilog -w -lib all (只编译 verilog语言库)
compxlib -s mti_se -arch all -l vhdl -w -lib all (只编译VHDL语言库)
按回车键,然后等待一段时间有可能是 20+分钟,窗口有可能假死。
5) 将ModelSim根目录下的modelsim.ini 文件设为只读。
6) 完成上述步骤,重新启动modelsim,即可在libarary 栏中看到已生成的Xilinx 库。
完成以上操作步骤后转向对ISE的操作:
1)新建一个工程,选择仿真器为modelsim对应以上步骤(4)的版本(这里指modelsim verilog,modelsim VHDL或是modelsim mixed)。
2)点击工具栏edit——Preference——ISE General 下的Integrated Tools 在右侧的ModelTech Simulator 中下面将modelsim.exe 文件的所在目录D:\ modeltech_10.0a\win32\modelsim.exe添加进去。
3)在modelsim仿真模式下选中相关器件,运行 Compile HDL Simulation Library命令,注意第一次运行会同样编译库文件也会需要 20 分钟左右,直到该命令处出现一个绿色对号即可。
完成以上步骤即完成了modelsim SE 10.0a编译ISE 13.1的库以及与ISE 13.1相关联!