e_er的个人空间 https://blog.eetop.cn/42169 [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

维测设计

已有 2040 次阅读| 2014-3-5 21:42 |个人分类:设计

  基本的 设计功能不难,难在可靠性以及可维可测性。维测有很多方式,锁存指示、实时指示、计数统计、事件触发锁存、按顺序锁存信息等。根据要解决的问题,以及信号的特点,确定使用的维测手段。

如果问题现象尚在,或者可较高概率复现,则实时的信息读取,异常统计信息的读取是很好的手段;比如说,查看是否收到线路侧误码,对误码做统计,连续读取几次,就可以知道是否是正在收到误码;此后便可逐级查询定位问题。

如果现象是概率性出现,且可以恢复,则看实时的现象,不易定位问题,需要加入锁存信息,看是否曾经出现过异常,如曾经出现过误码,则将信号锁存住,只要信息设计未复位,均可看出。谈一点题外的,定位思路上,可以逐一排除问题出现的原因,加大复现的概率,比如说,加大压力(prbs对发加大码型压强),或者放入温箱做极限温度复现,或者加大样本数量等。增加复现概率是有效手段之一。维测角度讲,主要还是锁存信息,问题触发时,测试脚本将相关信息记录下来:配置信息、锁存信息、统计信息、状态信息。多个条件并行触发,相互影响的情况,最为复杂,可以用ram按照触发条件触发写ram,存储下先后顺序,这是很有效的手段。


点赞

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 0

    关注
  • 2

    粉丝
  • 0

    好友
  • 1

    获赞
  • 0

    评论
  • 328

    访问数
关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 19:32 , Processed in 0.024164 second(s), 14 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部