在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
分享 专为射频自动化测试测量而打造的PXI VST
ElectroRent 2022-8-11 07:25
PXI 矢量信号收发器 (VST) 将矢量信号分析仪和矢量信号发生器与用户可编程 FPGA 以及用于实时信号处理和控制的高速串行和并行数字接口相结合。 NI VST 具有高达 1 GHz 的瞬时射频或复杂 I/Q 带宽,适合广泛的应用。 VST为RF和基带信号生成和分析提供了1GHz的瞬时分析带宽,非常适用于 载波聚合、数字预失真和汽 ...
303 次阅读|0 个评论
分享 新书:《IC芯片设计中的静态时序分析实践》高薪数字IC设计入门职业不可或缺的丛书 ... ...
jackzhang 2022-8-10 19:25
微信朋友圈或微信群转发此篇文章,可获EETOP创芯大讲堂最新就业畅销课 《零基础学数字芯片设计》(连载) 7折内购福利补贴 。添加微信ssywtt留言获取芯片设计内购价即可。 零基础 就业转岗畅销课《数字IC设计就业课》 新书推荐《IC芯片设计中的静态时序分析实践》 译者的话 ...
3293 次阅读|1 个评论 热度 15
分享 备忘录—Calibre LVS
zsen 2022-8-10 19:08
(1)LVS Options-Supply下面的选项,若选择Abort LVS on power/ground net errors选项,则电源地短路时会中断LVS,此时不选这选项再Run LVS,这样LVS就不会中断且会报出电源地短路的地方,但是不选这个选项会Run很久,所以一般都会选择这个选项;若选择Abort LVS on Softchk errors选项,则有软连接时会中断LVS,此时不 ...
4176 次阅读|2 个评论 热度 51
分享 350hhg design rule
jason.aliang 2022-8-9 21:42
aa space 0.8 lv 管子上poly到tap环是0.7,正常的话管子上poly到环上的aa是0.4, NBL超出(n+和p+)aa是1.5 NBL超出pw是3,距离别的pw是2 c上的poly到电阻的rpoly或则管子上的poly是5 M1最小space是0.5 M1走线最小宽度是0.85. pld40ai要是有俩环的话 nw要包住ntap,上下包住距离都是2. ...
285 次阅读|0 个评论
分享 学习笔记: stm32 基本定时器TIM6/TIM7 验证
S1mple 2022-8-9 19:35
TIM6/7 基本定时器TIM6和TIM7各包含一个16位自动装载计数器,由各自的可编程预分频器驱动。它们可以作为通用定时器提供时间基准,特别地可以为数模转换器(DAC)提供时钟。实际上,它们在芯片内部直接连接到DAC并通过触发输出直接驱动DAC。这2个定时器是互相独立,不共享任何资源。 主要特征 16位可实时编程 ...
1230 次阅读|0 个评论 热度 13
分享 virtuoso中自动加载 skill
Jen 2022-8-9 10:56
了解SKILL path: 当函数使用了SKILL path,在目录下查找文件时,会按照SKILL path中的顺序进行。 virtuoso默认查找顺序: /home/tools/cadence/ic615/tools.lnx86/dfII/local 、 . (当前工作目录)、 ~ (用户自己的 ...
124 次阅读|0 个评论

本页有 4 篇日志因作者的隐私设置或未通过审核而隐藏

关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-6 17:03 , Processed in 0.034235 second(s), 2 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部