在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
分享 __setup宏简介
yiffer 2010-7-6 22:13
__setup宏简介 内核组件用__setup宏来注册关键字及相关联的处理函数,__setup宏在include/linux/init.h中定义,其原型如下: __setup(string, function_handler) 其中:string是关键字,function_handler是关联处理函数。__setup只是告诉内核在启动时输入串中含有string时,内核要去执行function_handler。String ...
933 次阅读|0 个评论
分享 什么是抖动?什么叫抖动
yiffer 2010-7-6 22:04
什么是抖动?什么叫抖动 抖动的定义是“数字信号的各个有效瞬时对其当时的理想位置的短期性偏离”,这意味着抖动是不希望有的数字信号的相位调制。相位偏离的频率称为抖动频率,与抖动有密切关系的第二个参数称为漂移,把它定义为“数字信号的各个有效瞬间相对其当时的理想位置的长期偏离”。到目前为止,在抖 ...
3506 次阅读|3 个评论 热度 6
分享 PCB上FPGA的同步开关噪声分析
yiffer 2010-7-6 22:00
如今CMOS技术让一块FPGA器件可以拥有多个I/O接口。同时,近几年,低功耗已开始成为高速I/O接口的主流概念。降低功耗最有效的途径就是降低电压,而电压降低就会导致I/O接口所允许的噪声余量变小。因此,对FPGA用户而言,量化芯片、封装和PCB环境下的系统级同步开关噪声(SSN)就显得十分必要。 本文对SSN进行了系统性介绍, ...
2189 次阅读|0 个评论
分享 系统时序基础理论
yiffer 2010-7-6 21:57
系统时序基础理论 对于系统设计工程师来说,时序问题在设计中是至关重要的,尤其是随着时钟频率的提高,留给数据传输的有效读写窗口越来越小,要想在很短的时间限制里,让数据信号从驱动端完整地传送到接收端,就必须进行精确的时序计算和分析。同时,时序和信号完整性也是密不可分的,良好的信号 ...
746 次阅读|0 个评论
分享 高速电路设计/信号完整性的一些基本概念
yiffer 2010-7-6 21:54
1.信号完整性(Signal Integrity):就是指电路系统中信号的质量,如果在要求的时间内,信号能不失真地从源端传送到接收端,我们就称该信号是完整的。 2.传输线(Transmission Line):由两个具有一定长度的导体组成回路的连接线,我们称之为传输线,有时也被称为延迟线。 3.集总电路(Lumped circuit):在一般的电路分 ...
2214 次阅读|1 个评论 热度 1
分享 FPGA设计需注意的方方面面
yiffer 2010-7-6 21:51
来源: http://www.kanking.com/download/knowledge/ID007.htm 不管你是一名逻辑设计师、硬件工程师或系统工程师,甚或拥有所有这些头衔,只要你在任何一种高速和多协议的复杂系统中使用了FPGA,你就很可能需要努力解决好器件配置、电源管理、IP集成、 信号完整性 和其他的一些关键设计问题。不过,你不必独自面对这些 ...
1485 次阅读|0 个评论
分享 信号完整性:信号反射
yiffer 2010-7-6 21:47
时间: 2009-04-17 21:12 来源: 未知 作者: 于博士 EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-2 00:37 , Processed in 0.142935 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部