在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
分享 没开玩笑!高速信号不能参考电源网络这条规则,其实很难做到 ...
edadoc2013 2024-5-28 15:46
高速先生成员--黄刚 看到这篇文章的题目,我相信大家心里都呈现出了这么一个场景:高速信号线在L20层,我只要把L19和L21层都铺上完整的地平面,这不就满足了高速信号线不能参考电源平面这条规则了吗?这难道很难做到吗?PCB的设计和叠层图都给你截出来了,只要叠层够,这一点都不难啊! 是的,高速信号线不能 ...
59 次阅读|0 个评论
分享 深度论证-高速走线控制100欧姆阻抗一定是最好的选择吗?
edadoc2013 2024-5-14 14:33
高速先生成员--黄刚 对于高速差分信号到底需要控制多少欧姆的阻抗,高速先生相信大部分工程师首先都会看下例如信号的协议文档或者芯片的文档,看看里面有没有推荐的控制阻抗值。例如像PCIE信号,在4.0之后的阻抗会明确要求按照85欧姆来控制,USB阻抗会要求控制90欧姆等。除了这一部分有明确的阻抗要求外,其他没明确要 ...
193 次阅读|0 个评论
分享 PCIe系统阻抗控制85还是100的验证
edadoc2013 2024-4-22 17:43
还记得上次的文章, PCIe阻抗控制,85ohm和100ohm哪个好? 文章里面只讲到目前的主要问题,但没有给出具体怎么解决这个问题,今天我们就通过无源仿真的方式来聊聊上次那个问题的最终解决方案。 目前我们看到PCIe系统主要有以下几种连接方式,也可以说主要的几种拓扑结构。 1、没有连接器,板内芯片到芯片的PCIe ...
358 次阅读|0 个评论
分享 高速板材为什么贵?单看这一点你们就明白了!
edadoc2013 2024-4-9 11:08
高速先生成员--黄刚 高速先生作为公司的技术前沿分队,接触到不同类型的PCB产品,也看到不同的客户所使用的PCB板材各有不同。有的客户的产品在板材这一块一直用普通FR4也没有问题,有的客户的产品就一直用高速板材,还有的客户本来用高速板材,经过高速先生仿真验证后改用普通板材,当然还有的客户狠一狠心,就用最好 ...
261 次阅读|0 个评论
分享 究竟FPC上的焊盘间距做多大才能保证阻焊桥
edadoc2013 2024-4-7 11:14
高速先生成员--王辉东 “长”是绵长的长,“春”是逢春的春,这里是烟火与浪漫并存的北国春城—长春。 你要写长春,就不能只写长春,要写北国风光,千里冰封,万里雪飘,写长春人的热情豪放;要写共和国长子的担当,写一汽的产业报国;要写中国电影的摇篮,写长影的宏伟篇章;要写长光卫星的智造,写“吉林一号”的 ...
245 次阅读|1 个评论 热度 1
分享 掌握了这个分析方法,实现传输线阻抗5%的加工公差不是梦!
edadoc2013 2024-3-26 13:53
传输线阻抗控制对系统性能的重要性不言而喻,每一家的PCB加工板厂都在往能控制更严格的阻抗公差这个目标而不断努力。但是我们也知道,传输线阻抗的控制公差其实会受到PCB结构本身的因素影响,就好像下面这张PCB差分线的切片图一样,至少有6、7个参数影响传输线的阻抗,例如线宽、线间距、上介质厚度、下介质厚度、铜厚、板 ...
309 次阅读|0 个评论
分享 有没搞错!花了大价钱的激光孔设计性能竟然不如普通通孔? ...
edadoc2013 2024-3-19 15:41
高速先生成员--黄刚 老话说得好,一分耕耘一分收获,又或者另外一句,有什么付出就会得到多少收获。我们都不会去怀疑这些话的正确性。但是把这两句话用到PCB领域中,用了好的加工工艺后, PCB板的性能 就一定会比用普通工艺要好吗?当然,可能有99.99%的case都是好的,但是今天我们就来分享一个0.01%的反面案例哈, ...
228 次阅读|0 个评论
分享 双面布局贴补强,FPC焊接很受伤
edadoc2013 2024-3-12 10:01
高速先生成员--王辉东 FPC上有器件的位置添加补强,按理说是合情合理,为什么加了补强,就无法焊接。请走进今天的案例,为你揭秘,看看你是否也有相似的经历。 生活就像巧克力,你永远不知道下一颗是什么味道。 一大早,林如烟和赵理工刚来到办公室、大师兄让他们稍微整理下,就开始讲FPC补强的介 ...
245 次阅读|0 个评论
分享 2024-03-04
edadoc2013 2024-3-4 16:08
高速先生成员--姜杰 端接可以解决很多反射问题,如果还有问题,有没有一种可能是端接电阻阻值没选对? 对于点到点的拓扑,末端并联电阻的阻值比较容易选择,端接电阻阻值R与传输线特征阻抗一样即可。 VTT为1V时,端接电阻R分别取30ohm,50ohm,70ohm的接收端电压如下图: 可以发现,R与传 ...
246 次阅读|0 个评论
分享 深入分析时钟信号走在PCB的表层到底有什么风险?
edadoc2013 2024-2-27 15:51
高速先生成员--黄刚 首先不要质疑前辈们的话,时钟信号的确最好不要放在表层,哪怕是你认为很低频的时钟,像25MHz、100MHz、156.25MHz这些时钟。做多了高速串行信号设计的工程师们可能只会觉得高速信号不应该放在表层,原因给出得也非常合理,例如表层的阻抗加工误差会比较大,高速信号对阻抗的要求很高;又或者表 ...
304 次阅读|0 个评论
关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-29 19:02 , Processed in 0.019986 second(s), 2 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部