free007的个人空间 https://blog.eetop.cn/852236 [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

Altera Stratix V FPGA硬件加速平台

已有 964 次阅读| 2017-10-9 18:58 |系统分类:硬件设计


一、板卡主要硬件参数

1.FPGAAltera Stratix® V GX FPGA 5SGXMA9N2F45C2N

2.FPGA的配置

1板载USB Blaster下载线或者JTAG

2基于MAXII CPLD和并行FLASHFast passive parallel(FPPx32)配置

 3.时钟系统

1一路有源晶振时钟

2两片可定制时钟芯片IDT5P49V5901

3两片可编程时钟芯片Si570预留

4.板载存储器

12DDR3 SO-DIMM SDRAM,每条最高可支持到8GB

24QDRII+ SRAM

3FLASH

4E2PROM

5.通信接口

14SPF+,每路最高可支持到10.0125Gbps

22SATA

31RS232

4PCIex8支持PCIe Gen1PCIe Gen2PCIe Gen3

6.尺寸219.17x103.39mm

应用领域:

◆ Open CL高性能计算

◆ 高速数据采集

◆ 高速串行通讯

◆ 高频交易

◆ 基因比对


点赞

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 0

    关注
  • 1

    粉丝
  • 0

    好友
  • 0

    获赞
  • 1

    评论
  • 2390

    访问数
关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 08:19 , Processed in 0.012223 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部