meet的个人空间 https://blog.eetop.cn/1811258 [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

杂散

已有 422 次阅读| 2023-11-29 15:42 |个人分类:PLL|系统分类:芯片设计| PLL

杂散干扰是由于器件的非线性特性,射频辐射等因素产生的。这类干扰大致可以分为两种:一种是输出频率的谐波,称之为谐波杂散干扰,另一种不是输出频率的谐波叫作非谐波杂散干扰。不管是那一种,它们都是夹杂在合成器输出信号中的干扰。其中参考杂散是最主要的杂散来源,是锁相环固有的,它产生的杂散出现在鉴相频率的整数倍上。

锁相环的电荷泵泄露和不匹配都会产生参考杂散。在比较频率较低时电荷泵泄漏占主导地位(称泄漏杂散),比较频率较高时电荷泵的失配占主导地位(称脉冲杂散)。

在现代PLL 电路中,泄漏电流通常小于1nA ,除了在比较频率很小时,通常脉冲杂散占主要作用。电荷泵的泄漏随温度增加而增加,因此,当锁相环温度上升时,由电荷泵泄漏产生的杂散会增加。

一般在工程上都会提出谐波杂散抑制≤-40dBc。只要在信号输出端加上一带通滤波器来抑制谐波杂散达到工程需要就可以了。在低频领域中,这方面技术很成熟,没什么难度。但是在微波领域里,小型化腔体带通滤波器的设计一直是理论研究的热点,技术不成熟,需要很多的工程经验。


  • 在实际工程中做高杂散抑制的重要注意事项

  1. 尽量避免用或者少用混频器。

  2. 一般说来整数频率合成采用三阶环路滤波器,在C 波段相对带宽30%内就可以达到电源非相关杂散-70dBc。分数频率合成一般要采用四阶环路滤波器,以便很好的抑制分数杂散。

  3. 注意在混频器加金属隔离。

  4. 接地良好。



点赞

全部作者的其他最新日志

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 3

    关注
  • 0

    粉丝
  • 0

    好友
  • 0

    获赞
  • 0

    评论
  • 1

    访问数
关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-7-1 11:48 , Processed in 0.028058 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部