ning_yue的个人空间 https://blog.eetop.cn/1795506 [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

Xilinx Vivado LDPC IP core,TSN IP core, AXI 1G/2.5G Ethernet Subsystem IP core.

已有 506 次阅读| 2022-8-25 22:24 |系统分类:芯片设计| Xilinx, IP, core

1.Xilinx Vivado 官方 LDPC IP core;


2.Xilinx Vivado 官方 TSN IP core;


3.Xilinx Vivado 官方 Turbo码IP core;


4.Xilinx Vivado 官方AXI 1G/2.5G Ethernet Subsystem IP core;


5.各种其它Xilinx Vivado 官方 IP core。


        LDPC码即低密度奇偶校验码(Low Density Parity Check Code,LDPC),它由Robert G.Gallager博士于1963年提出的一类具有稀疏校验矩阵的线性分组码,不仅有逼近Shannon限的良好性能,而且译码复杂度较低, 结构灵活,是近年信道编码领域的研究热点,目前已广泛应用于深空通信、光纤通信、卫星数字视频和音频广播等领域。LDPC码已成为第四代通信系统(4G)强有力的竞争者,而基于LDPC码的编码方案已经被下一代卫星数字视频广播标准DVB-S2采纳。


长期支持各种常见官方IP core。


需要的看我个人资料。





点赞

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 0

    关注
  • 0

    粉丝
  • 0

    好友
  • 0

    获赞
  • 1

    评论
  • 6

    访问数
关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 03:09 , Processed in 0.023845 second(s), 14 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部