|
印象中,blog是weblog的缩写,但我更希望my blog是一本书,一本让别人读更让自己读的书,一本叫做《MY BLOG》的书。
但凡书,都少不了序;
但凡序,都少不了评;
然此书之序写在正文之前,所以与其它序“差之光年”也算合情合理。此序更多的是正文之提纲,指导着本人如何一步一步完成《MY BLOG》……此书将记录今日自己钻研asic/FPGA的点点滴滴,待在事业有成之日,可观往日之辛苦进程。根据现阶段从事工作,《MY BLOG》暂包括以下方面:
一. ASIC设计:
1. RTL代码: 常用设计技巧
2. SYN:目前对此过程的实施还停留在修改某tcl脚本,然后run DC;
3. STA:目前对此过程的了解还停留于在SYN的脚本之后增加几行命令(莫非是设置multi cycle OR false path),然后run PT;
4. DFT:只知扫描链…………
二. ASIC验证:
1. Systemverilog:流行的东东,还好是基于vera开发的……《VMM for SV》(极度枯燥) 和 《SV for verification》(曾经翻过,还不错)
2. SystemC:免费且通用,必可燎原。
3. 形势验证:写脚本->run (应该归在ASIC设计中)
4. E,PLI:有用,但目前不打算涉及……
三. 数据通信,视频:
1. 做数通芯片,要想从“ASIC代码工程师”=>“ASIC架构工程师”,
不学习数通知识尚能混否?so study《数据通信与网络》
2. 做视频消费类芯片,才是真正的梦想。
四. SOC,FPGA:
芯片开发会更SOC化(加快开发速度),更FPGA化(降低开发风险):
2. FPGA:ASIC人员转到FPGA应该只有easy的感觉吧(工具还是得学学);
五. Script :
1. Perl :处理文本利器(才体会过它给我带来的幸福),不过把它摆在这里,太小看它了,据说还有很多公司用来做验证
2. Make:真是入门容易,越学越觉得繁杂东西;
3. Csh,TCL:有用,但目前不打算涉及……
六. Tools:
1. Gvim :被我比喻成“黑莓手机”东东,所以不断学习学习
2. ASIC常用工具:nlint,VCS, NC,Debussy……等等,用到甚么就补充甚么吧,但DC, PT,Formality就不进来了。
七. 职场人生
发发牢骚,抒发情怀
写至此乎,惊觉此书内容之多之大之繁之杂,任何一个小点都有N本M页的书需要学习,然压力之动力也,吾将“七“面而求索。
Start 《MY BLOG》!
Now , Let’s Go !