copper_hou的个人空间 https://blog.eetop.cn/copper [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

集成电路制造阶段的静电概览

热度 1已有 1514 次阅读| 2021-10-18 15:26 |个人分类:制程中的静电|系统分类:其他| Wafer fab, 集成电路制造, esd, oxide esd, wafer esd

  当今各种集成电路微电子器件(cpu,Flash、Memory、controller、Power等),都由大量的各种晶体管与电容、电阻、电感原件构成。随着集成电路器件的搞成集成、高速发展趋势,致使集成电路器件(die及die的半成品、Chip)在生产制造(wafer Fab,封装,测试)与使用(SMT为主)阶段对于受到静电的作用影响越发敏感。其中的绝缘介电质膜层(Gate oxide,passivation等)是静电损坏的主要结构,静电导致集成电路器件功能损坏的直接原因表现为绝缘膜层的漏电路过大。

Gate oxide breakdown caused by ESD.gif

图1:静电导致晶体管Gate oxide膜层的击穿失效表征-漏电流过大

Dielectric punch through failure in rinsing process.gif

图2: 集成电路制造后段wafer sawing工序的rinsing过程的静电导致绝缘膜层punch through的损坏情形

  集成电路微电子器件制造中静电产生,主要来自取各制程设备操作与生产工序的相关过程,主要表现在:

1.物体间的接触-分离静电起电,如wafer在各种制程设备中wafer在ESC(Electro-Static Chuck)上的loading与lift up操作,又如PR(Photo Resist)coating过程中wafer的静电累积,再如wafer在spin drying过程中的静电起电与累积等;

2.真空制程设备中的RF plasma作用使wafer膜层上累积静电,CVD,PVD,DET;

3.高压rinsing过程wafer上的静电带电与静电累积等;

4.封装阶段wafer切割blue tape的贴膜与撕膜过程的静电在wafer上的产生与累积。

5.其他制程设备中的静电产生情形。

Contact_separation electrification of wafer on ESC.gif

图3:wafer在ESC上的静电起电情形

Wafer charging in rinsing.jpg

图4:wafer在rinsing过程中的静电带电情形

  静电导致集成电路微电子器件发生功能不良(功能失效即可靠性下降),主要表现为wafer上方的静电累积过高导致绝缘膜层电性损坏(集中于wafer Fab阶段的制程设备与生产工序中),与静电放电(Electro-Static Discharge,ESD)过程产生的快速电流脉冲stress绝缘介质膜层引发击穿失效(主要发生于wafer的probing test,封装测试阶段的die bond、wire bond及各种电性测试工序)。

Electrostatics induced wafer damage.gif

图5:wafer上方的静电累积导致die电性不良的情形

Electrostatics induced wafer ESD damage in electrical testing process.gif

图6:Wafer/IC的静电带电在电性测试工序发生ESD的情形

1

点赞

刚表态过的朋友 (1 人)

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 0

    关注
  • 6

    粉丝
  • 0

    好友
  • 1

    获赞
  • 1

    评论
  • 2227

    访问数
关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-21 20:59 , Processed in 0.014660 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部