热度 12| |||
最近正在设计一款 16-bit 2-MS/s SAR ADC,整体电路仿真已经完成(电容DAC为理想二进制阵列),在输入信号频率为15 KHz、幅度为4V的时候,有效位达到16.56位。主要的设计难点在于ADC架构、逻辑电路与低噪声比较器,这些设计点耗费了大部分的时间与精力。
1、设计架构
该设计采用了两步SAR ADC 结构,MSB采用一个coarse ADC进行量化、之后MSBs传给Fine ADC继续量化。
2、逻辑电路
两步SAR ADC之间的异步逻辑较复杂,但是很巧妙。
3、低噪声比较器
低噪声比较器是高精度ADC的关键,它的设计涉及到功耗、速度、以及时序。
目前正在进行噪声仿真,
接下来准备将理想二进制DAC阵列替换为Split-DAC结构