JasonHooIC的个人空间 http://blog.eetop.cn/1774773 [收藏] [复制] [分享] [RSS]

日志

数字集成电路后端设计学习日志03

热度 10已有 682 次阅读2021-3-17 22:42 |个人分类:后端设计学习|系统分类:芯片设计

一、数据设置概述

后端数据设置主要针对:前端设计继承的综合数据以及后端的物理数据。

综合数据主要是前端设计设置过的逻辑、时序库文件、设计约束文件sdc、综合网表文件。

物理数据主要是标准单元、内存RAM等IP核、IO管脚三类物理库文件,工艺和设计规则相关的技术文件tf,连线延迟的RC模型(TLU+文件)

二、逻辑库设置

逻辑库文件包括标准单元(NAND、NOR、XOR、DFF)的时序与功能信息、Macro Cell(RAM ROM IP核)的时序,驱动定义以及负载设计规则(最大/最小扇出、最大/最小电容负载、最大/最小信号延迟)

设置顺序:

a.读入门级网表:

read_ddc(读入ddc设计属性信息)

read_verilog xx.v

read_vhdl xx.vhdl

b.实例化设计调整:

current_design xx

uniquify

c.链接库 library

set link_library"* gates.db io.db rams.db xx.db"

d.设置搜索路径

lappend search_path ./xx/xxx/xxx

e.目标库设置

set target_library "xx.db"一般情况下只能指向标准单元库

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询 |  EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2021-4-12 06:29 , Processed in 0.041991 second(s), 19 queries , Gzip On.

返回顶部