ebye236的个人空间 https://blog.eetop.cn/919154 [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

DLL/PI的原理简述

已有 1205 次阅读| 2021-4-3 23:07 |个人分类:模拟电路|系统分类:芯片设计

如果有准频率,但相位不准的时钟,那么常用DLL(delay loop lock)来锁定时钟的相位,而PI(phase interpolation)DLL最重要的部分。

两相时钟,时钟CKI超前时钟CKQ90度。频率准但相位不准的实际时钟如下图所示。以CKI插值为例。插值的CODE[6:0], 高两位CODE[6:5]选择时钟,而低5位作为权重。CODE增加表示UPCODE减少表示DOWN

PI.png

情况一,CODE[6:5]=00

目标时钟落在图示的00区域,选择的时钟为CKICKQB,权重系数CODE[4:0]越大表示CKQB占比越大。

情况一,CODE[6:5]=01

目标时钟落在图示的01区域,选择的时钟为CKIBCKQB,权重系数CODE[4:0]越大表示CKQB占比越

情况一,CODE[6:5]=11

目标时钟落在图示的11区域,选择的时钟为CKICKQ,权重系数CODE[4:0]越大表示CKQ占比越

情况一,CODE[6:5]=10

目标时钟落在图示的10区域,选择的时钟为CKIBCKQ,权重系数CODE[4:0]越大表示CKQ占比越大。


点赞

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 0

    关注
  • 5

    粉丝
  • 0

    好友
  • 27

    获赞
  • 5

    评论
  • 191

    访问数
关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-19 18:53 , Processed in 0.029227 second(s), 15 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部