| ||
SHA2-512 Encryption IP
SHA2-512加密IP完全兼容消息摘要算法SHA2-512的实现。
Core可以接收长达2128-1 bits的消息长度,按照1024-bit大小对消息进行分块处理,并对不足1024-bit的消息结尾进行补位以及消息长度值的添加,计算结果是产生512-bit的消息摘要。
Core也可以通过配置兼容实现SHA2-384,该计算结果产生384-bit的消息摘要。
Core采用AMBA AXI4-Stream数据接口,非常易于被使用和集成。Core可以脱机、独立运行,释放CPU的数据加密密集任务量。
内核特性:
1.
符合NIST.FIPS.180-4标准
2.
消息大小最大可达2128-1 bits
3.
兼容实现SHA2-384
4.
1024-bit高速数据通路,内核只需要80个时钟周期来处理1024-bit的数据分块
5.
易于集成的同步,可综合Verilog设计
6.
通过完全验证的SHA2-512 IP
对外接口:
1.
标准的AXI4-Stream数据总线
性能指标:
1.
加密吞吐率大于2.56Gbps@200MHz内核时钟
资源使用(XCKU115为例):
1.
LUTs:5630,FFs:5940,BRAM:1
可交付资料:
1.
详细的用户手册
2.
Design File:Post-synthesis EDIF netlist or RTL Source
3.
Timing and layout constraints,Test or Design Example Project
4.
技术支持:邮件,电话,现场,培训服务
联系方式:
Email:neteasy163z@163.com
SHA2-512 Encryption IP Block Diagram