usb_geek的个人空间 https://blog.eetop.cn/4ic [收藏] [复制] [分享] [RSS]

空间首页 动态 记录 日志 相册 主题 分享 留言板 个人资料

日志

OVM Cookbook学习记录(14)

已有 1466 次阅读| 2010-8-11 08:19 |个人分类:SystemVerilog

产品最近遇到一些量产问题,没有空来学习新知识,暂时将example09-01这个例子多看一眼。

首先分析激励如何产生, 通过两个并行的sequence来完成:

hfpb_seq_rand_rw用来随机产生写道hfpb_mem的transaction.随机产生write_operand/read_oprand的sequence. 不过还有点疑问,这些sequence似乎面向了整个地址空间,有可能写到fpu对应的地址0x000~0x00f. 不过写到此地址空间的transaction不会影响hfpb_seq_cal产生的运算sequence, 因为hfpb_seq_cal产生的sequence_items是一个连续完整的操作,能够覆盖memory原有的值。但是有一点风险的地方是, hfpb_seq_rand_rw可能会写到oprand地址,从而引起fpu的动作,这是我们不希望看到的,这部分我还没有完全弄清楚,还需要继续看看。



hfpb_seq_cal用来随机产生指向fpu的运算。需要对hfpb_seq_cal这个class特别注意,他和hfpb_fpu是相辅相成的。hfpb_fpu是将fpu的BUS和memory BUS互转,在数字设计中一般称之为bridge, 自己定义了一个协议。指定memory address 0x0000~0x000f之间的memory被用来做特殊register.分别用来映射fpu运算的运算符,操作数,结果,状态,操作方式。

而hfpb_seq_cal中的hfpb_seq_fpu_transport是将fpu_seq_item转化成memory bus上的transaction, 然后通过hfpb_fpu这个bridge转化到fpu运算单元中去。


系统结构如下图:


收获:系统整合复用,需要自定义明确的协议,保证完整,独立的情况下,通过adapter/bridge完成各个模块之间的拼接,是设计效率大大提升,当然对验证工程师的要求也越来越高。

看代码,修改代码是最快的学习方式,我还需要抽空继续巩固,学而时习之不亦乐乎!

点赞

发表评论 评论 (1 个评论)

回复 C.E.Shannon 2011-4-3 20:22
很好的心得

facelist

您需要登录后才可以评论 登录 | 注册

  • 关注TA
  • 加好友
  • 联系TA
  • 0

    周排名
  • 0

    月排名
  • 0

    总排名
  • 0

    关注
  • 1

    粉丝
  • 1

    好友
  • 1

    获赞
  • 14

    评论
  • 747

    访问数
关闭

站长推荐 上一条 /1 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-3-28 19:36 , Processed in 0.021581 second(s), 15 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
返回顶部